PCB設計(jì)過程中常見(jiàn)Ω¥錯(cuò)誤歸納如(rú)下(xià):
PCB制(zhì)造過程中常見(jiàn)錯(cuò)誤
(1)焊盤重疊
造成重孔,在鑽孔時(shí)因為(wèi)在一(≈♥yī)處多(duō)次鑽孔導緻斷鑽及孔的(de)損傷。
多(duō)層闆中,在同一(yī)位置既有(yǒu)連接盤,又 (yòu)有(yǒu)隔離(lí)盤,闆子(zǐ)做(zuò✔€)出表現(xiàn)為(wèi) • 隔離(lí),連接錯(cuò)π∏©∞誤。
(2)圖形層使用(yòng)不(bù)規範
違反常規設計(jì),如(rú)元件(jiàn)面設§∑←♠計(jì)在Bottom層,焊接面設計(jì)在TOP層, 使人(ré♠$♦✘n)造成誤解。
在各層上(shàng)有(yǒu)很(hěn)多©±(duō)設計(jì)垃圾,如(rú)斷線,無用(yòng)的(de)邊∞♣×框,标注等。
(3)字符不(bù)合理(lǐ)
字符覆蓋SMD焊片,給PCB通(tōng)斷檢測及元件(jiàn)焊接帶來✔®÷(lái)不(bù)便;
字符太小(xiǎo),造成絲網印刷困難,太大(dà'γ)會(huì)使字符相(xiàng)互重疊,難以分(fēn)辨,字體(tǐ£₩>)一(yī)般>40mil。
(4)單面焊盤設置孔徑
單面焊盤一(yī)般不(bù)鑽孔,其孔徑應設計(jì)為( •wèi)零,否則在産生(shēng)鑽孔數(shù)據時(shí),此位置出現α→(xiàn)孔的(de)坐(zuò)标.如(rú)鑽孔應特殊說(sh♦uō)明(míng);
如(rú)單面焊盤須鑽孔,但(dàn)未設計(jì)孔徑"εβ§,在輸出電(diàn)、地(dì)層數(s ↔"♣hù)據時(shí)軟件(jiàn)将此焊盤做(zuò)為(wèi) S¥πγMT焊盤處理(lǐ),內(nèi)層将丢♠§₩™掉隔離(lí)盤。
(5)用(yòng)填充塊畫(huà)焊盤
雖然能(néng)通(tōng)過DRC檢查,δ®♥但(dàn)在加工(gōng)時(shí$&±∏)不(bù)能(néng)直接生(shēng)成阻焊數(shù)據≥β$↓,該焊盤覆蓋阻焊劑不(bù)能(néng)焊接•≤。
(6)電(diàn)地(dì)層既設計(jì)散熱(rè)盤又(yòu)™≈"<有(yǒu)信号線,正像及負像圖形設計(→∏φγjì)在一(yī)起,出現(xiàn)錯(cuò)誤。
(7)大(dà)面積網格間(jiān)距太小(∞'♠xiǎo)
網格線間(jiān)距<0.3mm,PCB₹§£制(zhì)造過程中,圖形轉移工(gōng)序在顯影(yǐng)後産生(s±©÷hēng)碎膜造成斷線.提高(gāo)加工(gōn↕✔π↕g)難度。
(8)圖形距外(wài)框太近(jìn)
應至少(shǎo)保證0.2mm以上(shàng)的(de✔ π)間(jiān)距(V-cut處0.35¶→≥Ωmm以上(shàng)),否則外(wài)型加工(gōng)時(shí)引起銅箔起翹及阻焊劑脫±σ落.影(yǐng)響外(wài)觀質量(包括多(duō)層闆內(nèi↓←☆)層銅皮)。
(9)外(wài)形邊框設計(jì)不(bù)明(míng)确✔®
很(hěn)多(duō)層都(dōu)設計(jì)了(le)∑→♥"邊框,并且不(bù)重合,造成線路(lù)闆廠(chǎng)家(jiā)很(∑§hěn)難判斷以哪一(yī)條線成型,标準邊框應設計(jì)ε✘ £在機(jī)械層或BOARD層,內(nèi)部挖±∏λ 空(kōng)部位要(yào)明(míng)确。
(10)圖形設計(jì)不(bù)均勻
原理(lǐ)圖常見(jiàn)錯(cuò)誤
(1)ERC報(bào)告管腳沒有(yǒu)接入信♠≠₩号:
創建封裝時(shí)給管腳定義了(le)I/O屬性<•∞;
創建元件(jiàn)或放(fàng)置元件(jià¥★n)時(shí)修改了(le)不(bù)一(yī)緻的(de)grid屬性 ★✔β,管腳與線沒有(yǒu)連上(shàng);
創建元件(jiàn)時(shí)pin方向反向,必須非pin name端連線✔β;
而最常見(jiàn)的(de)原因,是(shì)沒有β€(yǒu)建立工(gōng)程文(wén)件(jiàn),這(zhè)λ∏•是(shì)初學者最容易犯的(de)錯(cφ±Ωuò)誤。
(2)元件(jiàn)跑到(dào)圖紙(zhǐ)界外(wài):沒有(₽ ✘yǒu)在元件(jiàn)庫圖表紙(zhǐ)中心創建元♦☆件(jiàn)。
(3)創建的(de)工(gōng)程文(wén)件(jiàn♦¥≥)網絡表隻能(néng)部分(fēn)調入線路(lù)闆:生(shēng)成n εetlist時(shí)沒有(yǒu)選擇為(wèi)gl↕↑obal。
(4)當使用(yòng)自(zì)己創建的(de)多(duō)部分(fλ♠₩÷ēn)組成的(de)元件(jiàn)時(shí),千萬不(bù)↓®₩×要(yào)使用(yòng)annotate。
PCB中常見(jiàn)錯(cuò)誤
(1)網絡載入時(shí)報(bào)告NODE沒有(y×¥φ ǒu)找到(dào)
原理(lǐ)圖中的(de)元件(jiàn)使用(yòng)了(le)pcb庫δ 中沒有(yǒu)的(de)封裝;
原理(lǐ)圖中的(de)元件(jiàn)使用(yòng©∏)了(le)pcb庫中名稱不(bù)一(yī)緻的(de)封裝;λσ
原理(lǐ)圖中的(de)元件(jiàn)使用(yòng)←€了(le)pcb庫中pin number不(bù)一(yī)緻σ↕&的(de)封裝。如(rú)三極管:sch中pin number 為(wèi'÷♦ε)e,b,c, 而pcb中為(wèi)1,2,3。
(2)打印時(shí)總是(shì)不(φ±¶φbù)能(néng)打印到(dào)一(yī)頁紙(zhǐ)上γ≤(shàng)
創建pcb庫時(shí)沒有(yǒu)在原點;
多(duō)次移動和(hé)旋轉了(le)元件(jiàn),pcb闆界≤€外(wài)有(yǒu)隐藏的(de)字符。選擇顯示所有(yǒu)≥隐藏的(de)字符,縮小(xiǎo)pcb,₹₹∞☆ 然後移動字符到(dào)邊界內(nèi)。
(3)DRC報(bào)告網絡被分(fēn)成幾個(gè)部分(fēn₽±):
表示這(zhè)個(gè)網絡沒有(yǒu)連通δ ¥(tōng),看(kàn)報(bào)告文(wén)件(jiàn)→∑∏,使用(yòng)選擇CONNECTED ♠♠COPPER查找。
如(rú)果作(zuò)較複雜(zá)得(de)設計(jì),盡σ×≈量不(bù)要(yào)使用(yòng)自(zì)動布線。
造成PCB設計(jì)過程中常見(jiàn)錯(cuò)誤的(de)原因以×>及反思
(1)缺乏規劃:
俗諺說(shuō), "如(rú)果一(←©yī)個(gè)人(rén)事(shì)前沒有(yǒu)計(jì∞≠)劃,便會(huì)發現(xiàn)麻煩會(huì)找上(shàng)$♦門(mén)。"這(zhè)當然也(yě)适用(yòng)于PCβ≥↕B的(de)設計(jì)。讓PCB設計(jì)可(kě)以成功的(de)許多(→♦duō)步驟之一(yī)是(shì),選擇合适的(de)工(gōng)具。現γ←(xiàn)今的(de)PCB設計(jì)工(gōng)程師(shī)可(kě→↕↓ε)在市(shì)面上(shàng)找到(dào)許多δ£(duō)功能(néng)強大(dà)且易于使用(y♥π'₩òng)的(de)EDA套件(jiàn)。每一(yī)款≈'σ都(dōu)有(yǒu)本身(shēn)獨特的(de)能(né✔¥₽≠ng)力,優點和(hé)局限性。
另外(wài),還(hái)應該注意,沒有(yǒu)一(yī)款軟件(jiàn€>✔≈)是(shì)萬無一(yī)失的(de),所以諸如(rú)組件(☆λ®jiàn)封裝不(bù)匹配的(de)問(wèn)題♣™是(shì)一(yī)定會(huì)發生(shēn≥α•g)的(de)。
沒有(yǒu)一(yī)款單一(yī)工(gōn$↕↓g)具可(kě)滿足你(nǐ)所有(yǒu)需求的(de)情況是(sh♠γ€ì)有(yǒu)可(kě)能(néng)發生(s£>hēng)的(de),雖然如(rú)此,你(nǐ)還(hái)是(shì™)必須事(shì)先下(xià)功夫研究,努力找出最适合你↓÷(nǐ)需求的(de)最佳産品。網絡上(shàng)的(de)一¶'✔(yī)些(xiē)信息,可(kě)以幫助你(nǐ)快(k≈σαuài)速上(shàng)手。
(2)溝通(tōng)不(bù)良:
盡管将線路(lù)闆的(de)設計(jì)外(wài)包給其他(tā)<£ 廠(chǎng)商的(de)作(zuò)法正變得(de)越來(lái÷ )越普遍,而且往往非常具有(yǒu)成本效益,但(dàn)>↓★這(zhè)種做(zuò)法可(kě)能(néng₩ )不(bù)适合複雜(zá)度高(gāoδ✘σ)的(de)PCB設計(jì),因在這(zhè)種設計(jì★☆£)中,性能(néng)和(hé)可(kě)靠性是≤♦₽(shì)極其關鍵的(de)。
随著(zhe)設計(jì)複雜(zá)度的(de)增加,☆★γ☆為(wèi)實時(shí)地(dì)确保精确的 ←(de)組件(jiàn)布局和(hé)布線,♣¶$工(gōng)程師(shī)和(hé)PCB設計(jì)÷∏者之間(jiān)的(de)面對(duì Ω↓)面溝通(tōng)就(jiù)變得(de)非常重要(yào),這(zh©♠è)種面對(duì)面的(de)溝通(tōng)将有(yǒu)助于省去(qù" ↑)日(rì)後昂貴的(de)重做(zuò)(rework)工(gōng)作•≠(zuò)。
同樣重要(yào)的(de)是(shì),在設α ₽計(jì)過程的(de)早期階段就(jiù)δ"φ®要(yào)邀請(qǐng)PCB闆制(σ ♠εzhì)造商加入。他(tā)們可(kě)以★→對(duì)您的(de)設計(jì)提供初 步的(de)反饋,他(tā)們可(kě)€$根據其流程和(hé)程序讓效率最大(dà☆♥)化(huà),長(cháng)遠(yuǎn)來≥λ&(lái)看(kàn),這(zhè)将可(kě)幫助你(✔∞>nǐ)省下(xià)可(kě)觀的(de)時€£₽₹(shí)間(jiān)和(hé)金(jīn)錢(qián)。讓他(tā)們® ∏知(zhī)道(dào)你(nǐ)的(de)設計(jì)目§×标,在PCB布局的(de)早期階段邀請(qǐng)他(tā)們參與,你(nǐ)♣→×可(kě)以在産品投入生(shēng)産 '≠之前即可(kě)避免任何潛在的(de)問(wèn)題,§ε↑ε并縮短(duǎn)産品上(shàng)市" (shì)的(de)時(shí)間(jiān)。
您的(de)位置: 主頁 > 新聞中心 > 行(xíng)業(yè)資訊
注意!别讓這(zhè)些(xiē)小(xiǎo)bug毀了₩×®(le)你(nǐ)的(de)pcb線路(lù)闆設計(jì)!
行(xíng)業(yè)資訊 / 2021-0•≤γπ8-02 11:24